工控网首页
>

应用设计

>

基于MPC755的嵌入式计算机系统设计

基于MPC755的嵌入式计算机系统设计

2010/4/2 13:40:00

伴随着信息化时代的来临,嵌入式系统在通信中的应用越来越广泛,人们对带宽的需求越来越高,而新业务要求嵌入式系统具备更强的处理能力。本文以MPC755为核心,构建了一个功能强大、高度模块化、实时性强、具备高度可扩展性的嵌入式计算机系统,可用于语音处理、路由器、无线接入、VoIP、软交换等众多场合。因为MPC755具有并行执行数条指令、简单指令的快速执行、流水线操作等优点,所以该系统处理能力优越,内核最高处理能力可达733MIPS。通过主/PCI桥MPC107扩展了多种通讯协议处理接口,符合多种RTOS(实时操作系统,如VxWorks、嵌入式Linux等)对其运行平台的要求。

 

MPC755处理器

 

MPC755是一种32位超标量微处理器,遵循了PowerPC处理器架构,有着与PowerPC完全相同的指令集。芯片集成了6个独立的执行单元(2个整数单元、1个加载/存储单元、1个双精度浮点单元、1个系统寄存器单元和1个跳转处理单元),在一个时钟周期内最多可以同时执行6条指令。

 

MPC755内嵌了独立的32K字节指令和数据高速缓存,以及指令和数据内存管理单元(MMU)。L2 Cache(二级高速缓存)控制单元最大可外接1M字节SRAM,用作二级高速缓存。总线接口单元向外引出60X总线,可以外接具有60X总线的设备。当内核工作在400MHz时,性能高达733MIPS。MPC755还包含了一个性能监视器、一个遵循IEEE1149.1标准的JTAG调试接口、以及温度管理单元等(MPC755功能结构见图1)。

 

MPC755在引脚定义和软件代码上都向下兼容,核心电压为2.0V,I/O电压3.3V/1.8V可选。MPC755内核的最高频率是400MHz。系统时钟通过SYSCLK0引脚输入,经过PLL电路倍频,产生内核时钟,即主频。引脚PLL_CFG[0:3]在系统上电时的配置值(本设计中是0b'1010) 决定了倍频系数。

 

 

 

 

 

 

图1:MPC755结构框图。

系统总体设计

 

图2是基于MPC755的嵌入式计算机的系统框图。由图可见,MPC755的接口扩展主要依赖于主/PCI桥--MPC107。MPC755本身只外接了二级缓存,以提高系统性能。而其它接口都从MPC107引出,包括一个串口,一个10M/100M自适应网口,I2C口等。串口和网口符合多种RTOS对运行平台的要求,且在硬件上满足了嵌入式系统的两种主要调试手段(串口调试和以太网调试),应用开发相当容易。PMC槽使系统具备较强的现场可扩展性,可满足不同的应用需求。

 

1. MPC107

 

 

 

 

 

 

图2:基于MPC755的系统框图。

 

MPC107是Freescale公司开发的一种高性能、高带宽的PCI桥接芯片。图3显示了MPC107的基本结构。MPC107一侧是60X总线接口,总线宽度32位/6?位可选,最高频率100MHz,另一侧是PCI总线接口。芯片内部集成了存储器控制器、DMA控制器、可编程中断控制器、4个定时器、I2C控制器、消息单元(I2O)、PCI仲裁器、看门狗电路、动态电源管理单元,PCI总线性能监视单元、JTAG接口等。

 

存储器控制器共有12个片选空间,其中8个RAM片选空间,CS[0:7]。每个片选空间的时序可编程,可支持FPM DRAM、EDO DRAM或SDRAM,最大可外接1GB RAM。另4个是ROM片选空间,RCS[0:3],支持8位、32位、6?位接口宽度,最大可外接144MB ROM。

 

2. 存储器

 

本系统在CS0空间中扩展128MB的SDRAM,用5片256M位(16M(16位)SDRAM拼成,其中一片用作ECC,其余4片用作系统内存。

 

Flash选用了Intel公司的28F016S3,2M字节。因为系统启动时,必须从RCS0上的设备读取启动代码,因此,Flash的片选连接到RCS0上。

 

At24C04是512字节的EEPROM,通过I2C总线连接到MPC107,用于存储系统信息,例如,产品名称、版本号、网口的物理地址等。

 

二级高速缓存选用了IDT公司的IDT71V35761,每片128K(36位,共2片,组合成128K×72位,其中6?位是数据线,另外8位是校验信号。芯片的最高频率为200MHz。二级高速缓存的使用极大地提高了系统性能,使MPC755如虎添翼。

 

 

 

 

 

 

 

 

 

 

 

图3:MPC107结构框图。

 

3. 串口

 

TL16C550是RS-232串口控制芯片,接在RCS1空间,MAX3221是电平转换芯片。串口的工作模式由软件决定,既可工作于中断模式,也可工作于轮询模式。在调试的时候,串口用于输出调试信息和接收外部命令。在实际应用中,串口可以作为系统和用户的交流窗口,用户通过串口来掌握或改变系统的运行情况。

 

4. PCI设备

 

本系统中,PCI采用MPC107内部仲裁器,总线工作于33MHz。系统的网口芯片选用了Intel82559,这是一款具有PCI接口的,将物理层和链路层集成在一起的10M/100M自适应网口芯片,可减少电路板空间和走线数量。变压器选用了Pulse公司的H1012。网口可工作于全双工或者半双工模式。

 

另外,PCI1410A是连接PCI总线和CF卡的一种接口芯片。CF卡具有携带方便、易于升级、存储量大、抗震性好等优点。在本设计中,CF卡主要用于保存应用软件、用户数据备份等。而且,在今后的系统维护和软件升级中,技术人员只需要更换CF卡或者升级CF卡中的软件,十分方便。设计选用了SanDisk公司的型号为SDCFB-6?-101的CF卡,6?M字节容量,几何尺寸为36.4mm×42.8mm×3mm。

表1:地址空间分配。

 

PMC插槽用于扩展PCI插卡,增加系统功能。例如,如果系统需要增加一个网口,只要在PMC槽上插入一块具有PMC接口的网卡就可以了。

 

5. 时钟

 

M41T81是ST公司生产的一款时钟芯片。在本设计中,为系统提供时钟,因为在电信、网络等许多应用场合,系统必须提供时间信息。M41T81具有I2C接口,两种供电模式:在系统上电时,由电路板上的3.3V电源供电;系统断电时,自动切换到外接电池供电。电池供电时的电流很小,仅为1(A。

 

地址空间分配

 

在PCI主设备模式下,MPC107支持两种地址空间分配方案:Map A和Map B。在PCI从设备模式下,MPC107只支持Map B。选择哪种地址分配方案是由上电启动时,引脚SDBA0的高低来决定的,如果为高,则选用Map B,否则,选用Map A。在本系统中,MPC107工作于PCI主设备模式,选用了Map B地址空间分配方案。

 

在Map B地址空间分配方案中,整个32位(4G)地址空间被分为4大块:本地存储空间、PCI存储空间、PCI I/O空间、系统ROM空间。如表1所示。

 

在本系统中,128MB SDRAM的基地址是0000_0000,2MB Flash的基地址是FFE0_0000,串口控制芯片TL16C550的基地址是:7C00_0000,6?M CF卡的访问地址是8000_0000。

 

设计关键

 

1. 时钟

 

时钟信号是本设计的一大关键。整个系统只有一个时钟输入:OSC_IN,33MHz,输入到MPC107,经过MPC107的FO缓存产生5个同步的PCI时钟信号,其中3个PCI时钟输送给PCI设备,1个保留,另一个PCI时钟作为系统时钟(PCISYNC_OUT),输送到PLL和DLL(延时锁相环)模块,经过锁相和倍频,分别产生CPU时钟(CPU_CLK0)、4个SDRAM(SDRAM_CLKx)时钟、和一个回馈时钟(SDRAM_SYNC)。CPU_CLK0输送给MPC7

投诉建议

提交

查看更多评论
其他资讯

查看更多

助力企业恢复“战斗状态”:MyMRO我的万物集·固安捷升级开工场景方案

车规MOSFET技术确保功率开关管的可靠性和强电流处理能力

未来十年, 化工企业应如何提高资源效率及减少运营中的碳足迹?

2023年制造业“开门红”,抢滩大湾区市场锁定DMP工博会

2023钢铁展洽会4月全新起航 将在日照触发更多商机